试设计一个四人表决器原理并可以实现相应逻辑功能。 就是利用逻辑

2.设计一个三人表决器设计要求A具有否决权,用与非门完成电路要求按本文所述的设计步骤进行,直到测试电路逻辑功能符合设计要求为止

3.三人表决器列出真值表如表4-5-1

5.三人表决器设计参考电路图4-5-3

*6.下列设计题目供同学们根据自己的学习兴趣选做

(1)数据范围指示器的设计与实验: 设A、B、C、D是4位②进制数码,可用来表示16个十进制数设计一个组合逻辑电路,使之能区分下列三种情况 0≤X≤4;5≤X≤9;10≤X≤15:

要求用与非门及八选一数据選择器两种方法实现

(2)数码转换电路的设计与实验: 有一测试系统的测试结果是以二进制数码表

示,数的范围为0~13要求用两个七段數码管显示十进制数,试设计将二进制数码转换成2位8421BCD码的电路

(3)奇偶校验电路的设计与实验: 用一个3线―8线译码器和最少的门电路设計一个奇偶校验电路,要求当输入的四个变量中有偶数个1时输出为1否则为0。 (4)3位二进制加/减器的设计与实验 ①有进位输出的3位二进淛全加器的设计与实验: 全加器的输入变量是被加数Bi、加数Ai以及低位送来的进位Ci输出函数为和数Si及向高位发出来的进位Ci+1,下标i为二进制數的第i位要求设计一个3位二进制全加器。

②3位二进制全减器的设计与实验: 全减器输入变量为被减数Xi、减数Yi以及低位送来的借位Bi全减器的输出为差数Di,以及向高位发出的借位Bi+1下标i为二进制数的第i位。

(4)要求设计一个3位二进制全减器

3位二进制加/减器的设计与实验: 在控制变量控制下,既能做加法运算又能做减法运算的电路称为加/减器其输入变量为加数Ai(被减数Xi)、被加数Bi(减数Yi)、低位来的进位Ci(借位Bi),以忣控制加/减运算的控制变量M当M为高电平时做加法运算,当M为低电平时做减法运算其输出端有两个:一是和(差)数Si(Di),另一个是向高位发出的进位Ci+1:(借位Bi+1)设计一个3位二进制加/减器。 (5)编码器、译码器的设计与实验

①8421BCD编码器的设计与实验: 此电路具有10个数码输入端0~9当某一输入端为高电平而其余输入端全为低电平时,表示有某一个十进制数码输入输出仍为相应的4位二进制数码,这个数码称做BCD碼试设计一个BCD码编码器。 ②8421BCD译码器的设计与实验: 此电路有输入端四个输入8421BCD码;有十个输出端,分别表示十进制数码0~9当某一输出為高电平时,表示相应的8421BCD码被译出此电路与上述编码器连起来,可以互相校验设计的正确性试设计一个8421BCD码译码器。

(6)显示电路的设計与实验: 设计一个显示电路用七段译码器显示A、B、C、D、E、F、G和H 8个英语字母。要求先用3位二进制数对这些字母进行编码然后进行译码顯示。

(7)血型关系检测电路的设计与实验: 人类有四种血型:A、AB、B和O型输血时。输血者和受血者必须符合图4-5-4的规定即O型血可以输给任何血型的人,但是O型血的人只能接收O型血;AB型血的人只能输给AB型血的人;但AB型血的人能接受所有血型的血;A型可以输给A型及AB型血的人而A型血的人能接受A型血及O型血;B型血输给B型及AB型血的人,而B型血的人能接受B型血及O型血 试用与非门设计一电路,判断输血和受血者是否符合規定如符合,输出为1否则输为0。

1.根据所给的标准器件完成设计组合电路的任务并画出逻辑电路图。

2.实验接线前应先验证用到的與非门的逻辑功能检查其好坏。 3.当与非门中某一端不用时应作处理

4.实验课前同学们利用课余时间设计好逻辑电路图。 5.带*的实验項目为选做内容

1.写出所选题目的实验步骤和测试方法。

2.根据所选用的器件画出逻辑电路图并安装调试电路。

3.分析实验结果排除实验过程中出现的故障。 4.组合电路设计体会

实验四 译码器及其应用

1.掌握中规模集成译码器的逻辑功能和使用方法。 2.熟悉数码管嘚使用方法

译码器是一个多输入、多输出的组合逻辑电路。它的作用是把给定的代码进行“翻译”变成相应的状态,使输出通道中相應的一路有信号输出译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示还用于数据分配,存贮器寻址和组合控制信号等不同的功能可选用不同种类的译码器。

译码器可分为通用译码器和显示译码器两大类前者又分为变量译码器和代码变换译碼器。

1.变量译码器(又称二进制译码器)用以表示输入变量的状态,如2线-4线、3线-8线和4线-16线译码器若有n个输入变量,则有2n个不哃的组合状态就

有2 个输出端供其使用。而每一个输出所代表的函数对应于n个输入变量的最小项

以3线-8线译码器74LS138为例进行分析,图4-6-1(a)、(b)分別为其逻辑图及引脚排列其中 A2 、A1 、A0 为地址输入端,Y0~Y7为译码输出端S1、S2、S3为使能端。

当S1=1S2+S3=0时,器件使能地址码所指定的输出端囿信号(为0)输出,其它所有输出端均无信号(全为1)输出当S1=0, S2+S3=X时或 S1=X,

时译码器被禁止,所有输出同时为1

二进制译码器實际上也是负脉冲输出的脉冲分配器。若利用使能端中的一个输入

端输入数据信息器件就成为一个数据分配器(又称多路分配器),如图4-6-2所礻若在S1输入端输入数据信息,S2=S3=0地址码所对应的输出是S1数据信息的反码;若从S2端输入数据信息,令S1=1、S3=0地址码所对应的输出就昰S2端数据信息的原码。若数据信息是时钟脉冲则数据分配器便成为时钟脉冲分配器。

根据输入地址的不同组合译出唯一地址故可用作哋址译码器。接成多路分配器可将一个信号源的数据信息传输到不同的地点。

二进制译码器还能方便地实现逻辑函数如图4-6-3所示,实现嘚逻辑函数是

图4-6-2 作数据分配器 图4-6-3 实现逻辑函数 利用使能端能方便地将两个 3/8译码器组合成一个4/16译码器如图4-6-4

(1)七段发光二极管(LED)数码管

LED数码管是目前最常用的数字显示器,图4-6-5(a)、(b)为共阴管和共阳管的电路(c)为两种不同出线形式的引出脚功能图。

一个LED数码管可用来显示一位0~9十进制数囷一个小数点小型数码管(0.5

}
试设计一个四人表决器原理并可鉯实现相应逻辑功能就是利用逻辑电路,设计一个四人表决器原理:规则是当表决某一提案时多数人同意,提案通过;如两人同意其中一人为董事长时,提案也通过... 试设计一个四人表决器原理并可以实现相应逻辑功能
就是利用逻辑电路,设计一个四人表决器原理:規则是当表决某一提案时多数人同意,提案
通过;如两人同意其中一人为董事长时,提案也通过设A为董事长。
2).逻辑函数表达式对應的真值表

只做第1问逻辑函数表达式


由真值表我们可以知道:

这就是我们的逻辑函数表达式了

你对这个回答的评价是?

下载百度知道APP搶鲜体验

使用百度知道APP,立即抢鲜体验你的手机镜头里或许有别人想知道的答案。

}

我要回帖

更多关于 四人表决器原理 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信