用74HC74芯片设计异步六10进制计数器芯片,要有设计图,实物图,计数状态图标和波形图,谢谢大佬啊

74HC1934位十进制加减计数器

特点:对稱输出阻抗高抗扰,低功耗ESD保护

74HC193的清除端是异步的。当清除端(CLEAR)为高电平时不管时钟端(C DOWNC UP)状态如何,即可完成清除功能

74HC193的預置是异步的。当置入控制端(LOAD)为低电平时不管时钟(C DOWNC UP)的状态如何,输出端(QA-QD)即可预置成与数据输入端(A-D)相一致的状态

UP上升沿作用下QA-QD同时变化,从而消除了异步计数器中出现的计数尖峰当进行加计数或减计数时可分别利用C DOWNC UP,此时另一个时钟应为高电平。

  当计数上溢出时进位输出端(CARRY)输出一个低电平脉冲,其宽度为C UP低电平部分的低电平脉冲;当计数下溢出时错位输出端(BORROW)输出一個低电平脉冲,其宽度为C DOWN低电平部分的低电平脉冲

}
如果不用预置的话是不是把这几個管脚直接拉低电平... 如果不用预置的话是不是把这几个管脚直接拉低电平

74hc193是4位二进制同步可逆计数器 如果你预置数据位8,计数器起始值昰8如进行家技术,下一个时钟脉冲的上升沿就变为/usercenter?uid=2c705e794d0c">大鹏和小鸟

这个电路的四个D脚可以送人四位二进制数字假如不用预置可以把这些引腳接低电平。

你对这个回答的评价是

}

我要回帖

更多关于 10进制计数器芯片 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信