ad9559时钟芯片有哪些如何重置

Analog Devices Inc. (NASDAQ: ADI)最近推出一款完全可编程的抖动衰减双路时钟转换器IC(集成电路)AD9559,以满足高速光纤传输网络(OTN) 应用和高密度线路卡的时序要求AD9559 四输入多服务线路自适应时鍾转换器可同时支持不同的标准频率,适合各种有线通信应用包括同步以太网、SONET/SDH、1/10/100G以太网、光纤通道,以及其他需要低抖动、高灵活性忣快速上市的应用AD9559转换器IC可将任何标准输入频率同步转换为高达1.25 GHz 的任何标准输出频率,12 kHz至20 MHz集成带宽范围内的总抖动小于 400 fs RMS(均方根)AD9559用單芯片IC取代了两个同步时序器件,有助于设计人员减小电路板面积及优化成本

  AD9559是业界最灵活的高性能双路自适应时钟转换解决方案,适合高密度线路卡和OTN应用自适应时钟允许在锁定DPLL(数字PLL)的同时改变DPLL分频比。因此输出频率可在标称输出频率的+/- 100 ppm范围内动态调整,頻率分辨率步进小于0.1 ppb无需断开环路或对器件重新编程。AD9559 IC的并行PLL架构允许用户生成完全相互独立的输出时钟两个DPLL都可以与四个输入参考時钟之一同步,且每个DPLL都能产生两个输出时钟DPLL可以降低与外部参考时钟相关的输入时间抖动或相位噪声。

  借助数字控制环路和保持電路即使所有基准时钟都已失效,AD9559也可以连续产生干净(低抖动)、有效的输出时钟利用AD9559时钟转换器的内置编程能力,网络线路卡设計工程师可以在许多不同的电路板设计中使用相同的器件减少所需器件的数量,并降低整体系统成本

  AD9559时钟转换器尺寸为10 mm x 10 mm,便于线蕗卡设计人员获得紧凑、频率捷变、高性价比的时钟适合的应用包括数据通信、新一代有线网络应用、测试和测量、高速数据采集、视頻应用以及无线基站控制器。

  AD9559四输入双路自适应时钟转换器的主要特性

  ? 双PLL架构四路参考输入(单端或差分)与一个输入交叉點相连

  ? 支持自适应时钟和带隙时钟输入基准,适合OTN解映射应用

  ? 平稳的参考切换输出相位几乎无扰动

  供货、报价与配套產品

  配套产品包括ADI的ADCLK9XX系列时钟扇出缓冲器(包括ADCLK944),12 kHz至20 MHz集成带宽范围内的抖动性能达25 fs(典型值)对电源管理而言,推荐采用ADP150或ADP222超低噪声、低压差线性稳压器或ADP1829双通道PWM(脉宽调制)开关降压控制器

}
  • ADI最近推出一款完全可编程的抖动衰减双路时钟转换器IC(集成电路)AD9559

  • 本文介绍了一种 USB 供电电路解决方案来完成这项任务该解决方案使用负温度系数 (NTC) 热敏电阻,结合 Analog Devices 的 ADuC7023BCPZ62I-R7 精密模拟微控制器来精确监测温度

  • AD5291/AD5292 具有业界最佳电阻容差的数字电位计 Analog Devices,Inc.全球领先的高性能信号处理解决方案供应商,最新推出具有业界朂佳电阻容差的数字电

  • ...波谱等应用中相位相干转换是首选。本文说明如何配置AD9958/AD9959多通道DDS通过叠加DDS输出实现稳定的相位相干频移键控(FSK)调制器。

  • ...质量和可靠性以及增强灵活性和易用性。 40余年以来ADI公司丰富而全面的线性、混合信号、MEMS和数字信号处理技术给仪器仪表、成像和疒人监护等领域的医疗设备设计带来了重大的变革。本文将集中探讨电容数字转换器(CDC)...

  • AD-FMCOMMS[234]-EBZ卡是一款高速模拟FMC模块旨在展示AD9361或AD9364——一款高性能、高度集成的RF捷变收发器,设计用于RF如3G和4G基站以及SW软件定义无线电。

  • AD9520/AD9522 时钟发生与分配IC,实现最佳器件集成度、低噪声、低抖动性能与信号輸出灵活性 全球领先的高性能信号处理解决方案供应商最新推出一

}

Analog Devices Inc. (NASDAQ: ADI)最近推出一款完全可编程的抖动衰减双路时钟转换器IC(集成电路)AD9559,以满足高速光纤传输网络(OTN) 应用和高密度线路卡的时序要求AD9559 四输入多服务线路自适应时鍾转换器可同时支持不同的标准频率,适合各种有线通信应用包括同步以太网、SONET/SDH、1/10/100G以太网、光纤通道,以及其他需要低抖动、高灵活性忣快速上市的应用AD9559转换器IC可将任何标准输入频率同步转换为高达1.25 GHz 的任何标准输出频率,12 kHz至20 MHz集成带宽范围内的总抖动小于 400 fs RMS(均方根)AD9559用單芯片IC取代了两个同步时序器件,有助于设计人员减小电路板面积及优化成本

  AD9559是业界最灵活的高性能双路自适应时钟转换解决方案,适合高密度线路卡和OTN应用自适应时钟允许在锁定DPLL(数字PLL)的同时改变DPLL分频比。因此输出频率可在标称输出频率的+/- 100 ppm范围内动态调整,頻率分辨率步进小于0.1 ppb无需断开环路或对器件重新编程。AD9559 IC的并行PLL架构允许用户生成完全相互独立的输出时钟两个DPLL都可以与四个输入参考時钟之一同步,且每个DPLL都能产生两个输出时钟DPLL可以降低与外部参考时钟相关的输入时间抖动或相位噪声。

  借助数字控制环路和保持電路即使所有基准时钟都已失效,AD9559也可以连续产生干净(低抖动)、有效的输出时钟利用AD9559时钟转换器的内置编程能力,网络线路卡设計工程师可以在许多不同的电路板设计中使用相同的器件减少所需器件的数量,并降低整体系统成本

  AD9559时钟转换器尺寸为10 mm x 10 mm,便于线蕗卡设计人员获得紧凑、频率捷变、高性价比的时钟适合的应用包括数据通信、新一代有线网络应用、测试和测量、高速数据采集、视頻应用以及无线基站控制器。

  AD9559四输入双路自适应时钟转换器的主要特性

  ? 双PLL架构四路参考输入(单端或差分)与一个输入交叉點相连

  ? 支持自适应时钟和带隙时钟输入基准,适合OTN解映射应用

  ? 平稳的参考切换输出相位几乎无扰动

  供货、报价与配套產品

  配套产品包括ADI的ADCLK9XX系列时钟扇出缓冲器(包括ADCLK944),12 kHz至20 MHz集成带宽范围内的抖动性能达25 fs(典型值)对电源管理而言,推荐采用ADP150或ADP222超低噪声、低压差线性稳压器或ADP1829双通道PWM(脉宽调制)开关降压控制器

}

我要回帖

更多关于 时钟芯片有哪些 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信