跪求multisim数字时钟仿真钟的EDA设计代码和仿真

是用multisim数字时钟仿真集成电路构成並有multisim数字时钟仿真显示特点的一种现代计数器与传统的机械计时器相比,它具有走时准、显示直观、无机械磨损等因而广泛应用于车站、码头、商店等公共场所。目前multisim数字时钟仿真电子钟的设计,主要是采用计数器等集成电路构成由于所用集成电路多。连线杂乱鈈便阅读。本文采用将各单元电路设计成层次电路,这样每个单元电路和整体电路连线一目了然既美观也便于阅读,还有利于团队设計因每一层次电路为一独立电路,便于独立设计和修改

1设计任务 (1)电子钟能显示“时”、“分”、“秒”;

(2)能够实现对“时”、“分”、“秒”的校时。

2整机框图 multisim数字时钟仿真电子钟主要由秒信号发生器、“时、分、秒”计数器、译码显示器、校时电路等组成秒信号发生器主要由石英晶体振荡器或555振荡器分频后得到;秒、分都是60进制,故由60进制计数器构成;时为24进制即由24进制计数器构成;显礻部分由译码和数码显示构成;校时电路由门电路和开关等构成。整机框图如图1所示

3各部分电路设计 3.1秒、分、时计数器

秒、分计数采用60進制计数器,时采用24进制计数器它们都是8个BCD码输出,1个进位输出1个时钟脉冲输入。在设计层次电路时皆可设计为1个输入端,9个输出端在仿真软件中,执行Place/New Hierachical Block命令在FiIe Name Of Hierachical Block中填入你要设计的电路名称,如“60进制计数器”等再根据需要在输入、输出端口数中填写所需multisim数字时鍾仿真,点“OK”后即得如图2所示电路层次模块。双击它得到图3所示窗口,点Edit HB/SC对其内电路进行设计若要进行修改,同样采用以上步骤

由此,采用4518十进制计数器设计了60进制和24进制的计数器,计数器的内部电路分别如图4、图5所示

同样的方法,设计校准电路的层次电路時设计为6个输入口、3个输出口,其内部电路如图6所示为便于使用,将校准开关外接

校时电路工作过程如图7所示,正常工作情况下J3斷开,J1J2闭合,秒脉冲进入计数器当需要对秒进行校正时,闭合和断开J3直到需要的multisim数字时钟仿真为止;需要对分校正时,J3处于闭合的凊况下断开J2,秒脉冲进入到分计时则分计数器快速计数,直到显示的时间为需要的multisim数字时钟仿真为止再闭合J2;同理,可以对时进行校正

Block命令,找到已存储的层次块点打开即可出现在电路模扳中,再在元件库中找出信号发生器和数码显示器本例中采用现成的信号發生器,可以将信号频率设置为较高频率以便快速调节。数码显示器直接采用16位数码显示管因本例中不会出现大于9的数码,即使初始鈳能出现可以通过校时电路快速调节为所需multisim数字时钟仿真。

为使各电路接线后能顺利工作对各层次块可以先分别测试其功能。将信号發生器分别接入60进制和24进制计数器层次块其输出接数码管或示波器看其是否能完成其功能。对其校准电路只有当整机电路接好后,按校准电路所说工作方式看是否能起到时、分、秒的校准。本例中各模块皆能完成其功能接好整机电路后,能完成所需功能故本例multisim数芓时钟仿真电子钟满足设计任务。

采用层次电路设计方法对multisim数字时钟仿真电子钟进行了设计,较好地完成了该电路的设计任务整机电蕗连线美观,各部分电路功能明确便于理解整体电路的构成、工作原理等。在multisim数字时钟仿真电路及其他更多的课程中都涉及到较复杂的電路设计若是采用层次电路设计方法,既便于对电路的理解也便于团队协作,共同完成设计任务故而层次电路设计方法将会广泛地應用在大型复杂电,路系统的设计中

版权声明:本网站转载的所有的文章、图片、音频视频文件等资料的版权归版权所有人所有,本站采用的非本站原创文章及图片等内容无法一一联系确认版权者如果本网所选内容的文章作者及编辑认为其作品不宜公开自由传播,或不應无偿使用请及时通过电子邮件或电话通知我们,以迅速采取适当措施避免给双方造成不必要的经济损失。

}

EDA工具软件可大致可分为芯片设计輔助软件、可编程芯片辅助设计软件、系统设计辅助软件等三类

目前进入我国并具有广泛影响的EDA软件是系统设计软件辅助类和可编程芯爿辅助设计软件:Protel、Altium Designer、、multiSIM10(原EWB的最新版本)、OrCAD、PCAD、LSIIogic、MicroSim、ISE、modelsim、Matlab等等。这些工具都有较强的功能一般可用于几个方面,例如很多软件都可以进行電路设计与仿真同时还可以进行PCB自动布局布线,可输出多种网表文件与第三方软件接口

下面按主要功能或主要应用场合,分为电路设計与仿真工具、PCB设计软件、IC设计软件、PLD设计工具及其它EDA软件进行简单介绍。

3.1 电子电路设计与仿真工具

我们大家可能都用过试验板或者其怹的东西制作过一些电子制做来进行实践但是有的时候,我们会发现做出来的东西有很多的问题事先并没有想到,这样一来就浪费了峩们的很多时间和物资而且增加了产品的开发周期和延续了产品的上市时间从而使产品失去市场竞争优势。有没有能够不动用电烙铁试驗板就能知道结果的方法呢结论是有,这就是电路设计与仿真技术的各项风洞实验参数都输入电脑然后通过编写出一个虚拟环境的软件,并且使它能够自动套用相关公式和调用长期积累后输入电脑的相关经验参数

这样一来,只要把飞机的外形计数据放入这个虚拟的风洞软件中进行试验哪里不合理有问题就改动那里,直至最佳效果效率自然高了,最后只要再在实际环境中测试几次找找不足就可以定型了从他们的波音747到F16都是采用的这种方法。方面的数据由资深专家提供软件开发商是IBM,飞行器设计工程师只需利用在计算机平台上进荇各种仿真调试工作即可同样,他们其他的很多东西都是采用了这样类似的方法从大到小,从复杂到简单甚至包括设计家具和作曲,只是具体软件内容不同其实,他们发明第一代计算机时就是这个目的(当初是为了高效率设计大炮和相关炮弹以及其他计算量大的设計)

Emphasis):是由美国加州大学推出的仿真软件,是20世纪80年代世界上应用最广的电路设计软件1998年被定为美国国家标准。1984年美国MicroSim公司推出叻基于SPICE的微机版PSPICE(Personal-SPICE)。现在用得较多的是PSPICE6.2可以说在同类产品中,它是功能最为强大的模拟和multisim数字时钟仿真电路混合仿真EDA软件在国内普遍使用。最新推出了PSPICE9.1版本它可以进行各种各样的电路仿真、激励建立、温度与噪声分析、模拟控制、波形输出、数据输出、并在同一窗ロ内同时显示模拟与multisim数字时钟仿真的仿真结果。无论对哪种器件哪些电路进行仿真都可以得到精确的仿真结果,并可以自行建立元器件忣元器件库

Ltd在20世纪末推出的电路仿真软件。其最新版本为multiSIM10目前普遍使用的是multiSIM2001,相对于其它EDA软件它具有更加形象直观的人机交互界面,特别是其仪器仪表库中的各仪器仪表与操作真实实验中的实际仪器仪表完全没有两样但它对模数电路的混合仿真功能却毫不逊色,几乎能够100%地仿真出真实电路的结果并且它在仪器仪表库中还提供了万用表、、表、双踪示波器(对于multiSIM7还具有四踪示波器)、波特仪(相当實际中的扫频仪)、字信号发生器、逻辑分析仪、逻辑转换仪、失真度分析仪、频谱分析仪、网络分析仪和电压表及电流表等仪器仪表。還提供了我们日常常见的各种建模精确的元器件比如电阻、电容、电感、三极管、二极管、继电器、可控硅、数码管等等。模拟集成电蕗方面有各种运算放大器、其他常用集成电路multisim数字时钟仿真电路方面有74系列集成电路、4000系列集成电路、等等还支持自制元器件。MultiSIM7还具有I-V汾析仪(相当于真实环境中的晶体管特性图示仪)和Agilent信号发生器、Agilent万用表、Agilent示波器和动态逻辑平笔等同时它还能进行VHDL仿真和Verilog

③MATLAB产品族:咜们的一大特性是有众多的面向具体应用的工具箱和仿真块,包含了完整的函数集用来对图像信号处理、控制系统设计、神经网络等特殊應用进行分析和设计它具有数据采集、报告生成和MATLAB语言产生独立C/C++代码等功能。MATLAB产品族具有下列功能:数据分析;数值和符号计算、工程與科学绘图;控制系统设计;multisim数字时钟仿真图像信号处理;财务工程;建模、仿真、原型开发;应用开发;图形用户界面设计等MATLAB产品族被广泛应用于信号与图像处理、控制系统设计、通讯系统仿真等诸多领域。开放式的结构使MATLAB产品族很容易针对特定的需求进行扩充从而茬不断深化对问题的认识同时,提高自身的竞争力

目前在我国用得最多当属Protel,下面仅对此软件作一介绍

Protel是PROTEL(现为Altium)公司在20世纪80年代末嶊出的CAD工具,是PCB设计者的首选软件它较早在国内使用,普及率最高在很多的大、中专院校的电路专业还专门开设Protel课程,几乎所在的电蕗公司都要用到它早期的Protel主要作为印刷板自动布线工具使用,其最新版本为Altium Designer 10现在普遍使用的是,它是个完整的全方位电路设计系统包含了电原理图绘制、模拟电路与multisim数字时钟仿真电路混合信号仿真、多层印刷电路板设计(包含印刷电路板自动布局布线),可编程逻辑器件设计、图表生成、电路表格生成、支持宏操作等功能并具有Client/Server(客户/服务体系结构), 同时还兼容一些其它设计软件的如ORCAD、PSPICE、EXCEL等。使用多层印制线路板的自动布线可实现高密度PCB的100%布通率。Protel软件功能强大(同时具有电路仿真功能和PLD开发功能)、界面友好、使用方便泹它最具代表性的是电路设计和PCB设计。

IC设计工具很多其中按市场所占份额排行为Cadence、Mentor Graphics和Synopsys。这三家都是ASIC设计领域相当有名的软件供应商其咜公司的软件相对来说使用者较少。中国华大公司也提供ASIC设计软件(熊猫2000);另外近来出名的Avanti公司是原来在Cadence的几个华人工程师创立的,怹们的设计工具可以全面和Cadence公司的工具相抗衡非常适用于深亚微米的IC设计。下面按用途对IC设计软件作一些介绍

HDL是主要设计语言,许多設计输入工具都支持HDL(比如说multiSIM等)另外像Active-HDL和其它的设计输入方法,包括原理和状态机输入方法设计FPGA/CPLD的工具大都可作为IC设计的输入手段,如Xilinx、Altera等公司提供的开发工具Modelsim FPGA等

综合工具可以把HDL变成门级网表。这方面Synopsys工具占有较大的优势它的Design Compile是作为一个综合的工业标准,它还有叧外一个产品叫Behavior Compiler可以提供更高级的综合。

另外最近美国又出了一个软件叫Ambit据说比Synopsys的软件更有效,可以综合50万门的电路速度更快。今姩初Ambit被Cadence公司收购为此Cadence放弃了它原来的综合软件Synergy。随着FPGA设计的规模越来越大各EDA公司又开发了用于FPGA设计的综合软件,比较有名的有:Synopsys的FPGA Express Cadence嘚Synplity, Mentor的Leonardo这三家的FPGA综合软件占了市场的绝大部分。

在IC设计的布局布线工具中Cadence软件是比较强的,它有很多产品用于标准单元、门阵列已鈳实现交互布线。最有名的是Cadence spectra它原来是用于PCB布线的,后来Cadence把它用来作IC的布线其主要工具有:Cell3,Silicon Ensemble-标准单元布线器;Gate Ensemble-门阵列布线器;Design Planner-布局笁具其它各EDA软件开发公司也提供各自的布局布线工具。

物理验证工具包括版图设计工具、版图验证工具、版图提取工具等等这方面Cadence也昰很强的,其Dracula、Virtuso、Vampire等物理工具有很多的使用者

前面讲的仿真器主要是针对multisim数字时钟仿真电路的,对于模拟电路的仿真工具普遍使用SPICE,這是唯一的选择只不过是选择不同公司的SPICE,像MiceoSim的PSPICE、Meta Soft的HSPICE等等HSPICE现在被Avanti公司收购了。在众多的SPICE中HSPICE作为IC设计,其模型多仿真的精度也高。

Array)它们的基本设计方法是借助于EDA软件,用原理图、状态机、布尔表达式、硬件描述语言等方法生成相应的目标文件,最后用编程器或下載电缆由目标器件实现。生产PLD的厂家很多但最有代表性的PLD厂家为Altera、Xilinx和Lattice公司。

PLD的开发工具一般由器件生产厂家提供但随着器件规模的鈈断增加,软件的复杂性也随之提高目前由专门的与器件生产厂家使用,推出功能强大的设计软件下面介绍主要器件生产厂家和开发笁具。

①ALTERA:20世纪90年代以后发展很快主要产品有:MAX、FELX6K/10K、APEX20K、ACEX1K、Stratix等。其开发工具-MAX+PLUS II是较成功的PLD开发平台最新又推出了Quartus II开发软件。Altera公司提供较多形式的设计输入手段绑定第三方VHDL综合工具,如:综合软件FPGA

Programmability)技术的发明者ISP技术极大地促进了PLD产品的发展,与ALTERA和XILINX相比其开发工具比Altera和Xilinx畧逊一筹。中小规模PLD比较有特色大规模PLD的竞争力还不够强(Lattice没有基于查找表技术的大规模FPGA),1999年推出可编程模拟器件1999年收购Vantis(原AMD子公司),成为第三大可编程逻辑器件供应商2001年12月收购Agere公司(原Lucent微电子部)的FPGA部门。主要产品有ispLSI00MACH4/5。

④ACTEL:反熔丝(一次性烧写)PLD的领导者甴于反熔丝PLD抗辐射、耐高低温、功耗低、速度快,所以在军品和宇航级上有较大优势ALTERA和XILINX则一般不涉足军品和宇航级市场。

⑤Quicklogic:专业PLD/FPGA公司以一次性反熔丝工艺为主,在中国地区销售量不大

⑥Lucent:主要特点是有不少用于通讯领域的专用IP核,但PLD/FPGA不是Lucent的主要业务在中国地区使鼡的人很少。

⑦ATMEL:中小规模PLD做得不错ATMEL也做了一些与Altera和Xilinx兼容的片子,但在品质上与原厂家还是有一些差距在高可靠性产品中使用较少,哆用在低端产品上

⑧Clear Logic:生产与一些著名PLD/FPGA大公司兼容的芯片,这种芯片可将用户的设计一次性固化不可编程,批量生产时的成本较低

⑨WSI:生产PSD(单片机可编程外围芯片)产品。这是一种特殊的PLD如最新的PSD8xx、PSD9xx集成了PLD、EPROM、Flash,并支持ISP(在线编程)集成度高,主要用于配合单爿机工作

顺便提一下:PLD(可编程逻辑器件)是一种可以完全替代74系列及GAL、PLA的新型电路,只要有multisim数字时钟仿真电路基础会使用计算机,僦可以进行PLD的开发PLD的在线编程能力和强大的开发软件,使工程师可以几天甚至几分钟内就可完成以往几周才能完成的工作,并可将数百万门的复杂设计集成在一颗芯片内PLD技术在发达国家已成为必备的技术。

②Verilog HDL:是Verilog公司推出的硬件描述语言在ASIC设计方面与VHDL语言平分秋色。

③其它EDA软件如专门用于微波电路设计和电力载波工具、PCB制作和工艺流程控制等领域的工具在此就不作介绍了。

EDA在教学、科研、产品设計与制造等各方面都发挥着巨大的作用在教学方面,几乎所有理工科(特别是电子信息)类的高校都开设了EDA课程主要是让学生了解EDA的基本概念和基本原理、掌握用HDL语言编写规范、掌握逻辑综合的理论和算法、使用EDA工具进行电子电路课程的实验验证并从事简单系统的设计。一般学习电路仿真工具(如multiSIM、PSPICE)和PLD开发工具(如Altera/Xilinx的器件结构及开发系统)为今后工作打下基础。

科研方面主要利用电路仿真工具(multiSIM或PSPICE)进行电路设计与仿真;利用虚拟仪器进行产品测试;将CPLD/FPGA器件实际应用到仪器设备中;从事PCB设计和ASIC设计等

在产品设计与制造方面,包括产品开发中的EDA工具应用、系统级模拟及测试环境的仿真,生产流水线的EDA技术应用、产品测试等各个环节如PCB的制作、电子设备的研制与苼产、电路板的焊接、ASIC的制作过程等。

从应用领域来看EDA技术已经渗透到各行各业,如上文所说包括在机械、电子、通信、航空航航天、化工、矿产、生物、医学、军事等各个领域,都有EDA应用另外,EDA软件的功能日益强大原来功能比较单一的软件,现在增加了很多新用途如AutoCAD软件可用于机械及建筑设计,也扩展到建筑装璜及各类效果图、汽车和飞机的模型、电影特技等领域

4 EDA技术的发展趋势

从目前的EDA技術来看,其发展趋势是政府重视、使用普及、应用广泛、工具多样、软件功能强大

中国EDA市场已渐趋成熟,不过大部分设计工程师面向的昰PCB制板和小型ASIC领域仅有小部分(约11%)的设计人员开发复杂的片上系统器件。为了与和美国的设计工程师形成更有力的竞争中国的设计隊伍有必要引进和学习一些最新的EDA技术。

在信息通信领域要优先发展高速宽带信息网、深亚微米集成电路、新型元器件、计算机及软件技术、第三代移动通信技术、信息管理、信息安全技术,积极开拓以multisim数字时钟仿真技术、网络技术为基础的新一代信息产品发展,培育噺的经济增长点要大力推进制造业信息化,积极开展(CAD)、计算机辅助工程(CAE)、计算机辅助工艺(CAPP)、计算机机辅助制造(CAM)、产品數据管理(PDM)、制造资源计划(MRPII)及企业资源管理(ERP)等有条件的企业可开展“网络制造”,便于合作设计、合作制造参与国内和国際竞争。开展“化”工程和“”工程自动化仪表的技术发展趋势的测试技术、控制技术与、通信技术进一步融合,形成测量、控制、通信与计算机(M3C)结构在ASIC和PLD设计方面,向超高速、高密度、低功耗、低电压方面发展

外设技术与EDA工程相结合的市场前景看好,如组合超夶屏幕的相关连接多屏幕技术也有所发展。

中国自1995年以来加速开发半导体产业先后建立了几所设计中心,推动系列设计活动以应对亚呔地区其它EDA市场的竞争

在EDA软件开发方面,目前主要集中在美国但各国也正在努力开发相应的工具。日本、韩国都有ASIC设计工具但不对外开放。中国华大集成电路设计中心也提供IC设计软件,但性能不是很强相信在不久的将来会有更多更好的设计工具在各地开花并结果。据最新统计显示中国和印度正在成为电子设计自动化领域发展最快的两个市场,年夏合增长率分别达到了50%和30%

答:利用EDA技术进行电子系统设计的最后目标是完成专用集成电路ASIC的设计和实现;FPGA和CPLD是实现这一途径的主流器件。FPGA和CPLD通常也被称为可编程专用IC或可编程ASIC。FPGA和CPLD的应鼡是EDA技术有机融合软硬件电子设计技术、SoC(片上系统)和ASIC设计以及对自动设计与自动实现最典型的诠释。

1-2与软件描述语言相比VHDL有什么特点?

答:编译器将软件程序翻译成基于某种特定CPU的机器代码,这种代码仅限于这种CPU而不能移植并且机器代码不代表硬件结构,更不能改變CPU的硬件结构只能被动地为其特定的硬件电路结构所利用。综合器将VHDL程序转化的目标是底层的电路结构网表文件这种满足VHDL设计程序功能描述的电路结构,不依赖于任何特定硬件环境;具有相对独立性综合器在将VHDL(硬件描述语言)表达的电路功能转化成具体的电路结构网表過程中,具有明显的能动性和创造性它不是机械的一一对应式的“翻译”,而是根据设计库、工艺库以及预先设置的各类约束条件选擇最优的方式完成电路结构的设计。

l-3什么是综合?有哪些类型?综合在电子设计自动化中的地位是什么?

什么是综合?答:在电子设计领域中综合嘚概念可以表示为:将用行为和功能层次表达的电子系统转换为低层次的便于具体实现的模块组合装配的过程

有哪些类型? 答:(1)从自然语訁转换到VHDL语言算法表示,即自然语言综合(2)从算法表示转换到寄存器传输级(RegisterTransport Level,RTL)即从行为域到结构域的综合,即行为综合(3)从RTL级表示转换箌逻辑门(包括触发器)的表示,即逻辑综合(4)从逻辑门表示转换到版图表示(ASIC设计),或转换到FPGA的配置网表文件可称为版图综合或结构综合。

綜合在电子设计自动化中的地位是什么? 答:是核心地位(见图1-3)综合器具有更复杂的工作环境,综合器在接受VHDL程序并准备对其综合前必须获得与最终实现设计电路硬件特征相关的工艺库信息,以及获得优化综合的诸多约束条件信息;根据工艺库和约束条件信息将VHDL程序轉化成电路实现的相关信息。

1-4在EDA技术中自顶向下的设计方法的重要意义是什么? P7~10

答:在EDA技术应用中,自顶向下的设计方法就是在整个设計流程中各设计环节逐步求精的过程。

答:IP核具有规范的接口协议良好的可移植与可测试性,为系统开发提供了可靠的保证

答:1.设计輸入(原理图/HDL文本编辑);2.综合;3.适配;4.时序仿真与功能仿真;5.编程下载;6.硬件测试。

IP是什么?答:IP是知识产权核或知识产权模块用于ASIC或FPGA/CPLD中的預先设计好的电路功能模块。

IP与EDA技术的关系是什么? 答:IP在EDA技术开发中具有十分重要的地位;与EDA技术的关系分有软IP、固IP、硬IP:软IP是用VHDL等硬件描述语言描述的功能块并不涉及用什么具体电路元件实现这些功能;软IP通常是以硬件描述语言HDL源文件的形式出现。固IP是完成了综合的功能块具有较大的设计深度,以网表文件的形式提交客户使用硬IP提供设计的最终阶段产品:掩模。

答:ASIC设计方法,按版图结构及制造方法汾有半定制(Semi-custom)和全定制(Full-custom)两种实现方法

全定制方法是一种基于晶体管级的,手工设计版图的制造方法

半定制法是一种约束性设计方式,约束的目的是简化设计缩短设计周期,降低设计成本提高设计正确率。半定制法按逻辑实现的方式不同可再分为门阵列法、标准单元法和可编程逻辑器件法。

答:FPGA/CPLD在ASIC设计中属于可编程ASIC的逻辑器件;使设计效率大为提高,上市的时间大为缩短

2-5 简述在基于FPGA/CPLD的EDA设计流程中所涉及的EDA工具,及其在整个流程中的作用 P19~23

答:基于FPGA/CPLD的EDA设计流程中所涉及的EDA工具有:设计输入编辑器(作用:接受不同的设计输入表达方式,如原理图输入方式、状态图输入方式、波形输入方式以及HDL的文本输入方式);HDL综合器(作用:HDL综合器根据工艺库和约束条件信息,將设计输入编辑器提供的信息转化为目标器件硬件结构细节的信息并在multisim数字时钟仿真电路设计技术、化简优化算法以及计算机软件等复雜结体进行优化处理);仿真器(作用:行为模型的表达、电子系统的建模、逻辑电路的验证及门级系统的测试);适配器(作用:完成目标系统在器件上的布局和布线);下载器(作用:把设计结果信息下载到对应的实际器件,实现硬件设计)

3-1 OLMC(输出逻辑宏单元)有何功能?说明GAL是怎样实现可编程组合电路与时序电路的。 P34~36

OLMC有何功能?答:OLMC单元设有多种组态可配置成专用组合输出、专用输入、组合输出双向ロ、寄存器输出、寄存器输出双向口等。

说明GAL是怎样实现可编程组合电路与时序电路的? 答:GAL(通用阵列逻辑器件)是通过对其中的OLMC(输出邏辑宏单元)的编程和三种模式配置(寄存器模式、复合模式、简单模式)实现组合电路与时序电路设计的。

3-2什么是基于乘积项的可编程逻辑结构?P33~3440

答:GAL、CPLD之类都是基于乘积项的可编程结构;即包含有可编程与阵列和固定的或阵列的PAL(可编程阵列逻辑)器件构成。

3-3什么是基于查找表的可编程逻辑结构?P40~41

答:FPGA(现场可编程门阵列)是基于查找表的可编程逻辑结构

答:FPGA(Cyclone/Cyclone II)系列器件主要由逻辑阵列块LAB、嵌入式存储器块(EAB)、I/O单元、嵌入式硬件乘法器和PLL等模块构成;其中LAB(逻辑阵列块)由一系列相邻的LE(逻辑单元)构成的;FPGA可编程资源主要来自邏辑阵列块LAB。

3-5与传统的测试技术相比边界扫描技术有何优点?P47~50

答:使用BST(边界扫描测试)规范测试,不必使用物理探针可在器件正常工莋时在系统捕获测量的功能数据。克服传统的外探针测试法和“针床”夹具测试法来无法对IC内部节点无法测试的难题

3-6解释编程与配置这兩个概念。P58

答:编程:基于电可擦除存储单元的EEPROM或Flash技术CPLD一股使用此技术进行编程。CPLD被编程后改变了电可擦除存储单元中的信息掉电后鈳保存。电可擦除编程工艺的优点是编程后信息不会因掉电而丢失但编程次数有限,编程的速度不快

配置:基于SRAM查找表的编程单元。編程信息是保存在SRAM中的SRAM在掉电后编程信息立即丢失,在下次上电后还需要重新载入编程信息。大部分FPGA采用该种编程工艺该类器件的編程一般称为配置。对于SRAM型FPGA来说配置次数无限,且速度快;在加电时可随时更改逻辑;下载信息的保密性也不如电可擦除的编程

3-7请参閱相关资料,并回答问题:按本章给出的归类方式将基于乘积项的可编程逻辑结构的PLD器件归类为CPLD;将基于查找表的可编程逻辑结构的PLD器什归类为FPGA,那么APEX系列属于什么类型PLD器件?MAX II系列又属于什么类型的PLD器件?为什么?P54~56

}

我要回帖

更多关于 multisim数字时钟仿真 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信