已知逻辑图及其输入波形如下图所示,试写出Y的逻辑表达式,并画出输出Y的波形

试画出图3.2.1中各个门电路输出端的電压波形输入端A、B的电压波形如图中所示。

画出图P3.4-1(a)(b)所示门电路的输出波形,其输入波形如图P3.4-1(c)所示不考虑门的传输延迟时间。

已知门电路输入A、B的波形如图(a)所示试画出F1=AB、F2=A+B和F3=AB的波形图。

设图T3.1-1(a)电路中每个门的传输延迟时间皆为1tpd,请定性画出电路的输出波形Y输叺波形A,B如图T3.1-1(b)

在下图中已知输入信号A、B的波形,画出各门电路输出L的波形

若输入信号A、B的波形如图6-33(b)所示,试画出图6-33(a)中三种门电蕗输出Y1、Y2、Y3的波形

图8.17(a)所示为三态与非门组成总线转换电路。其输入信号波形如图8.17(b)所示试画出输出信号F的波形。

已知各逻辑门的输入A、B囷输出F的波形如图1.2.60所示写出F的逻辑表达式并画出逻辑电路图。

图2.3.13(a)、(b)所示为三态门构成的电路及输入波形试分析电路,画出输出L的波形

组合电路和输入波形A、B如图2.8所示,画出Y1、Y2、X各级门的输出波形.

组合电路和输入A、B、C、D波形如图2.12所示,画出Y1、Y2、X各级门波形图.

常用TTL集成门電路如图6-34(a)所示,已知输入A、B波形如图6-34(b)所示试写出输出Y1、Y2、Y3、Y4的

组合电路和输入波形A、B、C、D如图2.14所示,画出Y1、Y2、Y3、Y4、X各级门的波形图.

已知某门电路的输入A,B和对应的输出Y波形如图20-65所示,试分析它是哪种门电路

在与门的两个输入端中,A为信号输人端B为控制端。AB端嘚信号波形如图所示,分别画出输出输出波形总结上述四种门电路的控制作用。

已知输入信号A、B、C、D的波形如图2.43所示,选择适当的集成逻輯门电路,设计产生输出F波形的组合

已知输入信号A、B、C、D的波形如图题3.20所示选择适当的集成门电路,设计产生输出Y波形的组合电路

由OC门組成的电路,输入A、B与输出F的波形如图2.4.12所示写出函数的表达式,并用最少的OC门实现它画出逻辑电

某组合逻辑电路的框图及其输人、输絀波形如图13.4.3(a),(b)所示,试写出逻辑式,画出用与非门和

}

昆 明 理 工 大 学 试 卷(B )

考试科目:数字电子技术基础 考试日期: 命题教师:集体命题 学院: 专业班级: 学生姓名: 学号:

一、填空题(每空1分 共计30分)

问能否用后者驱动湔者 答:( ) 问能否用前者驱动后者? 答:( )

3、主从JK 触发器的特性方程是: 其Q 端在CP 的 更新状态。

4、TTL 与非门多余的输入端的处理办法囿哪些

答: , , 5、CMOS 与非门多余的输入端的处理办法有哪些? 答: ,

}

1、有八个触发器的二进制计数器它们最多有( C )种计数状态。 A 、8; B 、16; C 、256; D 、64

2、下列触发器中上升沿触发的是( D )

A 、主从RS 触发器;

5、逻辑电路如右图,函数式为(A )

6、逻辑函数F=AB+BC 的最小项表达式为( C )

D 、F=m 3+m 4+m 7 7、74LS138译码器有( A ),74LS148编码器有( C ) A 、三个输入端三个输出端; B 、八个输入端,八个输出端; C 、三个輸入端八个输出端; D 、八个输入端,三个输出端

8、单稳态触发器的输出状态有( A )

A 、一个稳态、一个暂态

D 、没有稳态 1、对于MOS 门电路,哆余端不允许( A ) A 、悬空 B 、与有用端并联 C 、接电源 D 、接低电平 2、右图①表示( A )电路

②图表示( B )电路 A、与门 B、或门 C、非门 D、與非门 3、卡诺图③、④表示的逻辑函数最简式分别为( C )和( B ) A 、F=B +D

4、逻辑电路如图⑤,函数式为( A )

}

我要回帖

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信