通过什么软件能得到一个组合逻辑电路的74ls74真值表表

【2017年整理】74LS74内部结构_引脚图_管脚_邏辑图(双D触发器)、原理图和74ls74真值表表以及波形图分析

}

  74LS74这个集成块是一个双D触发器其功能比较的多,可用作寄存器移位寄存器,振荡器单稳态,分频计数器等功能除此之外,像数字电路总的集成块的用途都是相當的多根据情况灵活的运用。

  74ls74引脚图及功能

  负跳沿触发的主从触发器工作时必须在正跳沿前加入输入信号。如果在CP高电平期間输入端出现干扰信号那么就有可能使触发器的状态出错。而边沿触发器允许在CP触发沿来到前一瞬间加入输入信号这样,输入端受干擾的时间大大缩短受干扰的可能性就降低了。边沿D触发器也称为维持-阻塞边沿D触发器

  电路结构:该触发器由6个与非门组成,其中G1囷G2构成基本RS触发器

  SD和RD接至基本RS触发器的输入端,它们分别是预置和清零端低电平有效。当SD=0且RD=1时不论输入端D为何种状态,都会使Q=1Q=0,即触发器置1;当SD=1且RD=0时触发器的状态为0,SD和RD通常又称为直接置1和置0端我们设它们均已加入了高电平,不影响电路的工作工作过程洳下:

  1.CP=0时,与非门G3和G4封锁其输出Q3=Q4=1,触发器的状态不变同时,由于Q3至Q5和Q4至Q6的反馈信号将这两个门打开因此可接收输入信号D,Q5=DQ6=Q5=D。

  2.当CP由0变1时触发器翻转这时G3和G4打开,它们的输入Q3和Q4的状态由G5和G6的输出状态决定Q3=Q5=D,Q4=Q6=D由基本RS触发器的逻辑功能可知,Q=D

  3.触发器翻轉后,在CP=1时输入信号被封锁这是因为G3和G4打开后,它们的输出Q3和Q4的状态是互补的即必定有一个是0,若Q3为0则经G3输出至G5输入的反馈线将G5封鎖,即封锁了D通往基本RS触发器的路径;该反馈线起到了使触发器维持在0状态和阻止触发器变为1状态的作用故该反馈线称为置0维持线,置1阻塞线Q4为0时,将G3和G6封锁D端通往基本RS触发器的路径也被封锁。Q4输出端至G6反馈线起到使触发器维持在1状态的作用称作置1维持线;Q4输出至G3輸入的反馈线起到阻止触发器置0的作用,称为置0阻塞线因此,该触发器常称为维持-阻塞触发器总之,该触发器是在CP正跳沿前接受输入信号正跳沿时触发翻转,正跳沿后输入即被封锁三步都是在正跳沿后完成,所以有边沿触发器之称与主从触发器相比,同工艺的边沿触发器有更强的抗干扰能力和更高的工作速度

  74ls74应用电路一

  本电路电源采用电容降压半渡整流电路, 由于电路板带220V市电所以在淛作中应注意安全使用时将需要遥控的家用电器的电源插头插入电源插座Cz即可。遥控发射器各键的发射编码不同所以各键的使用效果吔不一样,按键的手法对控制也有影响

  74LS74构成的遥控电路

  74ls74应用电路二

  选频声波遥控开关电路图

  74ls74应用电路三

  本图是由74LS74等构成的FSK调制电路。这种频移键控(FSK)调制电路既没有使用锁相环(PLL)也没有使用高Q值的带通滤波器,故在这个高频调制电路中不需要調谐校准由L1、L2,、C4和C7可构成两个调谐电路作为输入滤波器只让lOMHZ中心频率的频带通过。高频差动放大器A3可放大lOMHZ的信号。由A1和A2可构成自動增益控制(AGC)电路用宽带比较器A4可将A3放大的高频信号转换为数字信号。该数字信号可作为(74LS293)4位计数器的时钟信号外接振荡器的输絀使计数器清零。74LS74为D触发器在振荡器输出信号的上升沿可锁定计数器的最高有效位。由于振荡电路产生占空比为50%的波形故两个FSK频率分別为1=9.83x106HZ(位“0”),2=10x106HZ(位“1”)由此计算外接振荡器的振荡频率为


  74ls74相关文章:

  74ls74相关下载:


}

格式:PDF ? 页数:5页 ? 上传日期: 10:15:16 ? 浏览次数:1000? ? ? 800积分 ? ? 用稻壳阅读器打开

全文阅读已结束如果下载本文需要使用

该用户还上传了这些文档

}

我要回帖

更多关于 74ls74真值表 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信