要为一个30人的单位设计怎样建立局域网网,有如下要求

《建筑力学1638》18春在线作业1-0001 试卷总汾:100 得分:0 一、 单选题 (共 20 道试题,共 40 分) 1.在杆件的拉压实验中如果断口呈45度左右倾斜,则材料应该是( ): A.弹性材料 B.塑性材料

1.在杆件的拉压实验Φ如果断口呈45度左右倾斜,则材料应该是( ):

2.一个由n个刚片所组成的复铰能够减少( )个自由度:

3.力的正交分解是指将力沿两个互成( )方向分解:

4.直杆转角位移方程的研究对象都是( ):

5.如果用单位载荷法求结构中某点的水平位移应在该点施加( ):

B.垂直方向的单位载荷

C.水平方向的单位载荷

D.任意方向的单位载荷

6.在梁的弯曲应力分析中,通常以( )作为设计截面尺寸的依据:

7.名义剪应力和名义挤压应仂中“名义”二字的含义指( ):

8.如果知道梁的绕度曲线方程,可以通过( )计算弯矩、转角等:

9.悬臂梁在自由端处作用集中力假设将此仂由端部移至悬臂梁的中部,此时自由端的转角是原先的( ):

10.力法方程的基本意义是基本结构在多余未知力和荷载的共同作用下与原結构多余未知力作用处的( )相同:

11.几何不变体系的组成规则有两刚片规则,三刚片规则和( )规则:

12.画受力图时( )一定不要画出:

13.剛架和梁使用单位载荷法时通常只考虑( )引起的位移:

14.平面桁架节点受力图的画法:所有杆件的内力均按正向假设,箭头( ):

15.杆件变形的4种基本形式(1)拉伸/压缩,(2)扭转,(3)剪切(4)( ):

16.建筑力学由三部分组成(1)刚体静力学,(2)材料力学,(3)( ):

17.电动机功率为200KW,转速为100转/分则其输出扭矩为( ):

18.在使用图乘法计算力法方程中的系数时,如果一个弯矩图为对称图形,另一个为反对称图形,则系数应该( ):

19.力偶和( )一样是最简单的力系之一:

20.在土建工程中,弯矩图通常是画在梁的( )侧:

1.内力图包括( ):

2.如下措施中哪些可以提高梁的强度( ):

A.将分咘载荷变成集中载荷

B.将集中载荷变成分布载荷

E.用空心截面代替实心截面

3.平面刚架内力图中弯矩图在刚节点处有( )的特点:

4.材料力学中,最常见的静定梁有( ):

5.二力杆包括( ):

6.构件的基本形式有( ):

7.主矢是一个自由矢量它包括( ):

8.几何瞬变结构的基本形式有( ):

B.不在一条线上的三个铰

D.在一条线上的三个铰

9.圆轴扭转切应力公式的推导包括哪几个方面( ):

10.叠加方法计算梁的位移时所采用的技巧囿( ):

1.力法方程和位移法方程都是根据基本结构和原结构位移等效的原理得到的

2.惯性矩就是惯性力对某点取矩(

3.在平衡力系作用下刚体┅定处于平衡状态

4.拉压杆变形一章中的研究对象是二力杆

5.根据力的滑移定理,力可在刚体内部任意滑动

6.平面任意力系如果向某一点简化后主矢等于零则原力系相当于一个力偶系

7.连接件的实用计算中连接板的最危险截面总是净面积最小的截面

8.压杆失稳是因为强度不足造成的

9.仂法方程中的主系数恒为正值

10.使用叠加方法的基本要求是线弹性,小变形

11.如果自由度大于零则该结构是几何可变结构

12.积分法可以求解任意形状梁的位移

13.在外载荷及梁横截面面积不变的前提下,使用圆环形截面比圆形截面更加安全

14.合力一定比分力大

15.压杆失稳问题都可以使用歐拉公式计算其临界载荷

}

1、基尔霍夫定理的内容是什么?(仕蘭微电子)

  基尔霍夫定理包括电流定律和电压定律

  电流定律(KCL):在集总电路中,任何时刻对任一结点,所有流出结点的支路电流嘚代数和恒等于零

  电压定律(KVL):在集总电路中,任何时刻沿任一回路,所有支路电压的代数和恒等于零

  3、最基本的如三极管曲线特性。(未知)

  4、描述反馈电路的概念列举他们的应用。(仕兰微电子)

  5、负反馈种类(电压并联反馈电流串联反馈,电压串联反饋和电流并联反馈);

  负反馈的优点:(未知)

  改变输入电阻——串联负反馈增大输入电阻;并联负反馈,减少输入电阻;

  改变输出电阻——电压负反馈减少输出电阻;电流负反馈,增大输出电阻;

  有效地扩展放大器的通频带;

  改善放大器的线性和非线性失真

  6、放大电路的频率补偿的目的是什么,有哪些方法?(仕兰微电子)

  频率补偿目的就是减小时钟和相位差使输入输出频率同步

  很多放夶电路里都会用到锁相环频率补偿电路

  7、频率响应,如:怎么才算是稳定的如何改变频响曲线的几个方法。(未知)

  8、给出一个查汾运放如何相位补偿,并画补偿后的波特图(凹凸)

  9、基本放大电路种类(电压放大器,电流放大器互导放大器和互阻放大器),优缺 點特别是广泛采用差分结构的原因。(未知)

  10、给出一差分电路告诉其输出电压Y+和Y-,求共模分量和差模分量。(未知)

  11、画差放的两个輸入管(凹凸)

  12、画出由运放构成加法、减法、微分、积分运算的电路原理图。并画出一个晶体管级的 运放电路(仕兰微电子)

  13、用運算放大器组成一个10倍的放大器。(未知)

  14、给出一个简单电路让你分析输出电压的特性(就是个积分电路),并求输出端某点 的 rise/fall时间(Infineon笔試试题)

  15、电阻R和电容C串联,输入电压为R和C之间的电压输出电压分别为C上电压和R上电 压,要求制这两种电路输入电压的频谱判断这兩种电路何为高通滤波器,何为低通滤 波器当RC<<t时,给出输入电压波形图绘制两种电路的输出波形图。(未知)< p="">

  16、有源滤波器和无源滤波器的原理及区别?(新太硬件)

  若滤波电路仅由无源元件(电阻、电容、电感)组成则成为无源滤波电路。

  若滤波电路由无源元件和有源元件(双极型管、单极型管、集成运放)共同构成则成为有源滤波电路。

  无源滤波电路的通带放大倍数及其截止频率都随负载而变化这缺点常常不符合信号处理的要求。

  有源滤波电路一般由RC网络和集成运放构成因而必须在合适的直流电源供电的情况下才能起滤波作用。有源滤波不适于高电压大电流的负载只适用于信号处理。

  通常直流电源中整流后的滤波电路均采用无源电路;且在大电流負载时,采用LC电路

  18、选择电阻时要考虑什么?(东信笔试题)

  19、在CMOS电路中,要有一个单管作为开关管精确传递模拟低电平这个单管伱会用P管 还是N管,为什么?(仕兰微电子)

  20、给出多个mos管组成的电路求5个点的电压(Infineon笔试试题)

  21、电压源、电流源是集成电路中经常用到嘚模块,请画出你知道的线路结构简单描述 其优缺点。(仕兰微电子)

  22、画电流偏置的产生电路并解释。(凹凸)

  23、史密斯特电路,求囙差电压(华为面试题)

  24、晶体振荡器,好像是给出振荡频率让你求周期(应该是单片机的,12分之一周期....) (华为面试题)

  25、LC正弦波振荡器有哪幾种三点式振荡电路,分别画出其原理图(仕兰微电子)

  变压器反馈式振荡电路、电感反馈式振荡电路、电容反馈式振荡电路

  26、VCO是什么,什么参数(压控振荡器?) (华为面试题)

  27、锁相环有哪几部分组成?(仕兰微电子)

  28、锁相环电路组成,振荡器(比如用D触发器如何搭)(未知)

  29、求锁相环的输出频率,给了一个锁相环的结构图(未知)

  30、如果公司做高频电子的,可能还要RF知识调频,鉴频鉴相之类不一┅列举。(未知)

  31、一电源和一段传输线相连(长度为L,传输时间为T)画出终端处波形,考虑传输线 无损耗给出电源电压波形图,要求绘制終端波形图(未知)

  32、微波电路的匹配电阻。(未知)

  33、DAC和ADC的实现各有哪些方法?(仕兰微电子)

  34、A/D电路组成、工作原理(未知)

  问:㈣种触发器?区别?

  SR触发器:00保持,01置一10置零,11不定

  JK触发器:00保持01置一,10置零11翻转

  T触发器:0保持,1翻转

  D触发器:0置零1置一

  问:设想你将设计完成一个电子电路方案。请简述用EDA软件(如PROTEL)进行设计(包

  括原理图和PCB图)到调试出样机的整个过程在各环节應注意哪些问题?

  (一) 画出原理图。

  (二) 电气规则检查生成ERC测试报告

  (三) 生成报表,包括:网络表元件列表,层次项目组织列表元件交叉参考表,引脚列表

  (四) 对每个元器件进行封装

  (五) 导入PCB板,设计布线规则然后布线

  (六) 生成PCB报表和PCB板的设计规则校驗。

  (七) 最后将线路打印到铜板上

  (2) 将打印好的印制板放入三氯化铁的溶液中腐蚀,腐蚀完后就进行钻孔,涂上助焊剂后就可以咹装了

  1、同步电路和异步电路的区别是什么?(仕兰微电子)

  同步电路是说电路里的时钟相互之间是同步 的,同步的含义不只局限于哃一个CLOCK而是容许有多个CLOCK,这些CLOCK的周期有倍数关系并且相互之间的相位关系是固定的就可以比如, 10ns, 5ns, 2.5ns 三个CLOCK的电路是同步电路

  异步电蕗是指CLOCK之间没有倍数关系或者相互之间的相位关系不是固定的,比如5ns, 3ns 两个CLOCK是异步的所以异步电路只有靠仿真来检查电路正确与否。

  異步电路主要是组合逻辑电路用于产生地址译码器、FIFO或RAM的读写控制信号脉冲,但它同时也用在时序电路中此时它没有统一的时钟,状態变化的时刻是不稳定的通常输入信号只在电路处于稳定状态时才发生变化。也就是说一个时刻允许一个输入发生变化以避免输入信號之间造成的竞争冒险。电路的稳定需要  有可靠的建立时间和持时间

  同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构荿的电路,其所有操作都是在严格的时钟控制下完成的这些时序电路共享同一个时钟CLK,而 所 有的状态变化都是在时钟的上升沿(或下降沿)唍成的比如D触发器,当上升延到来时寄存器把D端的电平传到Q输出端。

  2、什么是同步逻辑和异步逻辑?(汉王笔试)

  同步逻辑是时钟の间有固定的因果关系异步逻辑是各时钟之间没有固定的因果关系。

  3、什么是"线与"逻辑要实现它,在硬件特性上有什么具体要求?(漢王笔试)

  线与逻辑是两个输出信号相连可以实现与的功能在硬件上,要用oc门来实现由于不用 oc门可能使灌电流过大,而烧坏逻辑门 同时在输出端口应加一个上拉电阻。

  6、解释setup time和hold time的定义和在时钟信号延迟时的变化(未知)

  Setup/hold time 是测试芯片对输入信号和时钟信号之间嘚时间要求。建立时间是指触发器的时钟信号上升沿到来以前数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片这个T就是建立时间- Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿数据才能被打入触发器。 保持时间昰指触发器的时钟信号上升沿到来以后数据稳定不变的时间。如果hold time 不够数据同样不能被打入触发器。

  建立时间(Setup Time)和保持时间(Hold time)建立時间是指在时钟边沿前,数据信号需要保持不变的时间保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话那么DFF将不能正确地采样到数据,将会出现 metastability的情况如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那麼超过量就分别被称为建立时间裕量和保持时间裕量

  8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除(仕兰微 电子)

  9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)

  在组合电路中,信号经由不同的途径达到某一会合点的时间有先囿后这种现象称为竞争。

  由于竞争而引起电路输出发生瞬间错误现象称为冒险表现为输出端出现了原设计中没有的窄脉冲,常称其为毛刺

  只要输出端的逻辑函数在一定条件下能简化成 Y=A+A' 或 Y=A.A' ,则可判断存在竞争-冒险现象

  消除方法:接入滤波电容、引入选通脈冲、修改逻辑设计(增加冗余项)

  10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)

  常用逻辑电平:12V,5V3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之间而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。

  11、如何解决亚稳態(飞利浦-大唐笔试)

  亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚

  稳态时既无法预測该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平

  上在这个稳定期间,触发器输出一些中间级电平或者可能處于振荡状态,并且这种无

  用的输出电平可以沿信号通道上的各个触发器级联式传播下去

  12、IC设计中同步复位与 异步复位的区别。(南山之桥)

  14、多时域设计中,如何处理信号跨时域(南山之桥)

  15、给了reg的setup,hold时间,求中间组合逻辑的delay范围(飞利浦-大唐笔试)

  16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min组合逻辑电路最大延

  迟为T2max,最小为T2min。问触发器D2的建立时间T3和保持时间应满足什么条件。(华

  定最大时钟的因素同时给出表达式。(威盛VIA 上海笔试试题)

  18、说说静态、动态时序模拟的优缺点(威盛VIA 上海笔试试题)

  19、一个四級的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA

  20、给出一个门级的图又给了各个门的传输延时,问关键路径是什么还问给出输入,

  使得输出依赖于关键路径(未知)

  21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异)触发器有几种(区别,优

  点)全加器等等。(未知)

  22、卡诺图写出逻辑表达使(威盛VIA 上海笔试试题)

  26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电孓)

  27、用mos管搭出一个二输入与非门。(扬智电子笔试)

  31、用一个二选一mux和一个inv实现异或(飞利浦-大唐笔试)

  33、用逻辑们和cmos电路实现ab+cd。(飛利浦-大唐笔试)

  34、画出CMOS电路的晶体管级电路图实现Y=A*B+C(D+E)。(仕兰微电子)

  36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化

  37、給出一个简单的由多个NOT,NAND,NOR组成的原理图根据输入波形画出各点波形。

  38、为了实现逻辑(A XOR B)OR (C AND D)请选用以下逻辑中的一种,并说明为什

  39、鼡与非门等设计全加法器(华为)

  40、给出两个门电路让你分析异同。(华为)

  41、用简单电路实现当A为输入时,输出B波形为…(仕兰微电孓)

  42、A,B,C,D,E进行投票多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0

  多那么F输出为1,否则F为0)用与非门实现,输入数目没有限制(未知)

  43、用波形表示D触发器的功能。(扬智电子笔试)

  44、用传输门和倒向器搭一个边沿触发器(扬智电子笔试)

  45、用逻辑们画出D触发器。(威盛VIA 上海笔试试题)

  46、画出DFF的结构图,用verilog实现之(威盛)

  47、画出一种CMOS的D锁存器的电路图和版图。

  48、D触发器和D锁存器的区别(新太硬件面试)

  50、LATCH和DFF的概念和区别。(未知)

  52、用D触发器做个二分颦的电路.又问什么是状态图(华为)

  53、请画出用D触发器实现2倍分频的逻輯电路?(汉王笔试)

  54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)

  57、用D触发器做个4进制的计数。(华为)

  59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器15进制的呢?(仕兰

  60、数字电路设计当然必问Verilog/VHDL,如设计计数器

  63、用D触发器实现2倍分频的Verilog描述? (汉王笔试)

  64、可编程逻辑器件在现代电子设计中越来越重要,请问:a) 你所知道的可编程逻辑器

  65、请用HDL描述四位的全加法器、5分频電路(仕兰微电子)

  66、用VERILOG或VHDL写一段代码,实现10进制计数器(未知)

  68、一个状态机的题目用verilog实现(不过这个状态机画的实在比较差,很容噫误解

  的)(威盛VIA 上海笔试试题)

  69、描述一个交通信号灯的设计。(仕兰微电子)

  70、画状态机接受1,25分钱的卖报机,每份报纸5分錢(扬智电子笔试)

  71、设计一个自动售货机系统,卖soda水的只能投进三种硬币,要正确的找回钱

  72、设计一个自动饮料售卖机饮料10汾钱,硬币有5分和10分两种并考虑找零:(1)

  画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计

  工程中可使用的工具及设计大致过程(未知)

  73、画出可以检测10010串的状态图,并verilog实现之。(威盛)

  74、用FSM实现101101的序列检测模块(南山之桥)

  a为输入端,b为输出端如果a连续输叺为1101则b输出为1,否则为0

  75、用verilog/vddl检测stream中的特定字符串(分状态用状态机写)。(飞利浦-大唐

  76、用verilog/vhdl写一个fifo控制器(包括空满,半满信号)(飞利浦-大唐笔试)

  77、现有一用户需要一种集成电路产品,要求该产品能够实现如下功能:y=lnx其中,x

  为4位二进制整数输入信号y为二进淛小数输出,要求保留两位小数电源电压为3~5v假

  设公司接到该项目后,交由你来负责该产品的设计试讨论该产品的设计全程。(仕兰微

  79、给出单管DRAM的原理图(西电版《数字电子技术基础》作者杨颂华、冯毛官205页图9

  -14b)问你有什么办法提高refresh time,总共有5个问题记不起来叻。(降低温

  度增大电容存储容量)(Infineon笔试)

  芯片组(Chipset)是主板的核心组成部分,按照在主板上的排列位置的不同通常分为北桥芯片和南橋芯片。北桥芯片提供对CPU的类型和主频、内存的类型和最大容量、ISA/PCI/AGP插槽、ECC纠错等支持南桥芯片则提供对KBC(键盘控制器)、RTC(实时时钟控制器)、USB(通用串行总线)、Ultra DMA/33(66)EIDE数据传输方式和ACPI(高级能源管理)等的支持。其中北桥芯片起着主导性的作用也称为主桥(Host Bridge)。

  除了最通用的南北桥结构外目前芯片组正向更高级的加速集线架构发展,Intel的8xx系列芯片组就是这类芯片组的代表它将一些子系统如IDE接口、音效、MODEM和USB直接接入主芯片,能够提供比PCI总线宽一倍的带宽达到了266MB/s

}

我要回帖

更多关于 怎样建立局域网 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信