QUARTUS II 怎么把一个五位信号的后四位赋值到一个输出端口上

下图是quartusii handbook 给出的6个片上调试工具列出了各自的用途。


其中SignalProbe是Quartus ii提供的一个通过外部设备探测FPGA内部信号的一个工具即把FPGA内部需要探测的信号连接到没有用到的IO管脚输出,这樣在外部用示波器等工具就能观察到该信号的情况相比于直接在工程中设置输出引脚,SignalProbe不会改变原有的设计只是用了多余的引脚的来輸出信号。
(1)有多余的IO管脚;
(3)有外部测试设备比如逻辑分析仪,示波器

9、把.sof 通过JTAG下载到目标器件中,就能通过外部设备 去探测我们设置嘚输出管脚信号了(PIN_A10)

}

我先发上去我的测试结果!

我利鼡了三态门这个思路来让我的FPGA周期的发出1和高阻态就像我的仿真结果这样。

然后我下板利用示波器查看波形就像下图一样。

我突然心慌手抖咋和想象中的情况不一样呢?我立刻想到可能是周期太小导致的结果随即我更改了程序,让周期变成2ms( time_cnt在0-100000之间计数)结果如下图。

我发现了预期的效果但是我还是将周期再次提高,提高到200ms

这就是我全部的测试结果。

我以前偶然听过关于三态门的讲解他们说,輸出高阻态就是将线的控制权交给了别人输出高阻态就相当于是将该管脚设置成了输入端口。

我是学习FPGA的小萌新还望各位大佬多多包涵,也希望各位大佬批评指教!

}

学习掌握软件QuartusII的使用方法以及熟练应用VHDL语言编程。

破解成功后在启动画面中可以看见“Altera中国区代理――骏龙科技有限公司”的防伪字样。

}

我要回帖

更多关于 五位绝世老者 的文章

更多推荐

版权声明:文章内容来源于网络,版权归原作者所有,如有侵权请点击这里与我们联系,我们将及时删除。

点击添加站长微信